Sehr gut!
So wie ich das mitbekommen habe, läuft Signal Processing am ende doch auch wieder nur auf Fourier Trafo und Analyse heraus. Ist das beim dem Themenbereich anders?
Fourier Transformation haben wir eigentlich fast gar nicht benutzt. Die kam glaub ich ein mal in der Vorlesung vor als es um den Sampling Vorgang eines ADC ging. Dafür kan ich die Z-Transformation langsam nicht mehr sehen.
Ansonsten hat sich die Veranstaltung vor allem um die Implementation von Filtern aufm FPGA mit SystemVerilog gedreht sowie um die saubere Erzäugung von bestimmten Frequenzen.
Um das umzusetzen kamen dann noch so Sachen wie fixed-point Zahlen (im Q1.15 Format) und Optimierungstricks hinzu.
Und wie liefs? Was wurde gefragt?
Schien gut zu laufen. Gefragt wurde nach Embedded Signal Processing ;D
Sehr gut! So wie ich das mitbekommen habe, läuft Signal Processing am ende doch auch wieder nur auf Fourier Trafo und Analyse heraus. Ist das beim dem Themenbereich anders?
Fourier Transformation haben wir eigentlich fast gar nicht benutzt. Die kam glaub ich ein mal in der Vorlesung vor als es um den Sampling Vorgang eines ADC ging. Dafür kan ich die Z-Transformation langsam nicht mehr sehen.
Ansonsten hat sich die Veranstaltung vor allem um die Implementation von Filtern aufm FPGA mit SystemVerilog gedreht sowie um die saubere Erzäugung von bestimmten Frequenzen.
Um das umzusetzen kamen dann noch so Sachen wie fixed-point Zahlen (im Q1.15 Format) und Optimierungstricks hinzu.